CMOS门电路如图2(a),(b)所示,输出高电平VOH=5V,低电平VOL=0V, 则图2(a)和图(b)
来源:学生作业帮 编辑:作业帮 分类:物理作业 时间:2024/05/13 15:26:18
CMOS门电路如图2(a),(b)所示,输出高电平VOH=5V,低电平VOL=0V, 则图2(a)和图(b)
为什么不是D啊
怎么做的,看都看不懂
为什么不是D啊
答案是A,这是因为CMOS门电路的输入都是接在了MOS管的栅极,输入端在稳定的时候是没有电流流过的.正是因为没有电流流过,电阻Ri上的压降为0,所以C端的输入电平是“地”.对于与非门,如果有任意一个输入的电平是低电平,其输出就是高电平了
再问: 那TTL门电路和它有什么区别啊?
再答: TTL电路是由三极管构成的,输入一般接在三极管的基极。这里就有区别了:三极管的基极对应MOS管的栅极,但是基极在工作时是有电流流过的,所以如果一个电阻接在三极管的基极上,那么在这个电阻上会有一个压降。如果流过的电流比较大,并且电阻的值又不小,那么根据欧姆定律,在这个电阻上的压降也会很大。这就造成实际了三极端基极的实际电压与理想值相比有一个大的偏差,三极管可能就不正常工作了。
再问: 那TTL门电路和它有什么区别啊?
再答: TTL电路是由三极管构成的,输入一般接在三极管的基极。这里就有区别了:三极管的基极对应MOS管的栅极,但是基极在工作时是有电流流过的,所以如果一个电阻接在三极管的基极上,那么在这个电阻上会有一个压降。如果流过的电流比较大,并且电阻的值又不小,那么根据欧姆定律,在这个电阻上的压降也会很大。这就造成实际了三极端基极的实际电压与理想值相比有一个大的偏差,三极管可能就不正常工作了。
在正逻辑系统中,若要求“或门电路输出端为低电平”,其输入端() A .全为高电平 B.全为低电平
数字电路基础 二极管与门 vcc=5v A、B输入端的高、低电平分别为3V,0V,二极管正向导通压降为0.7V.
输出3.3v的cmos电平到5vTTL电平,中间需要加电平转换电路吗?
ttl门电路,一个低电平接大电阻是高电平,那么如果接小电阻呢?cmos门
判断对错:1、集成门电路有TTL和COMS两种 2、在数字逻辑电路中,信号只有高电平、低电平两种取值
如图,若忽略二极管的正向压降和正向电阻,求输出电压u0?A.0v,B.+2v,C.+6v D.+12v
光耦做个开关电路有个脉冲信号(方波,高电平12v,低电平
cmos 与门或门电路A=0
说明下图中各门电路的输出是什么状态(高电平、低电平或高阻态).已知这些门电路都是74细类TTL电路
请问ne555定时器 输出方波的时候,低电平可以是0v吗?我现在输出的方波是+—6v.
A点输入高电平,B点输出什么电平,10K电阻起什么作用,怎样学好模拟电路分析,在大学没学好,现在看到电路都害怕,不知道怎
电源5v,5脚恒定3v电压,6脚在接地和5v之间变化,可是为什么7脚输出在两种情况下均为5v高电平(上拉电阻10k)?