作业帮 > 物理 > 作业

CMOS门电路如图2(a),(b)所示,输出高电平VOH=5V,低电平VOL=0V, 则图2(a)和图(b)

来源:学生作业帮 编辑:作业帮 分类:物理作业 时间:2024/05/13 15:26:18
CMOS门电路如图2(a),(b)所示,输出高电平VOH=5V,低电平VOL=0V, 则图2(a)和图(b)

怎么做的,看都看不懂


为什么不是D啊
答案是A,这是因为CMOS门电路的输入都是接在了MOS管的栅极,输入端在稳定的时候是没有电流流过的.正是因为没有电流流过,电阻Ri上的压降为0,所以C端的输入电平是“地”.对于与非门,如果有任意一个输入的电平是低电平,其输出就是高电平了
再问: 那TTL门电路和它有什么区别啊?
再答: TTL电路是由三极管构成的,输入一般接在三极管的基极。这里就有区别了:三极管的基极对应MOS管的栅极,但是基极在工作时是有电流流过的,所以如果一个电阻接在三极管的基极上,那么在这个电阻上会有一个压降。如果流过的电流比较大,并且电阻的值又不小,那么根据欧姆定律,在这个电阻上的压降也会很大。这就造成实际了三极端基极的实际电压与理想值相比有一个大的偏差,三极管可能就不正常工作了。