为什么我接: 三极管后,高电平变低电平,低扁平变高电平

来源:学生作业帮助网 编辑:作业帮 时间:2024/05/22 01:27:29
为什么TTL与非门输入端悬空相当于接高电平?实际电路中,闲置管脚应如何处理?

实际电路中,与非门、与门闲置的输入端管脚应接到高电平(即通过电阻接到电源正电压),或非门、或门闲置的输入端管脚应接到低电平(即通过电阻接到电源地).

我始终无法理解 单片机的PO口要外接上拉电阻才能输出高电平 这句话,为什么接个电阻就能输出高电平

你要知道上拉是怎么个接法.P0总共8个IO,每个IO分别接一个电阻,电阻的另外一端是接到了电源正级上面.怎么会导致电势降低呢?只会让I/O的输出电流更大而已.P0是开漏级输出,输出电流微弱,接外部电路

单片机上拉电阻的问题假设单片机P口接了上拉电阻靠高电平来点亮LED,当P口为高时,LED亮,这时有电流流进P口么?为什么

“单片机P口接了上拉电阻靠高电平来点亮LED”,是指在P口接一个上拉电阻到Vcc,同时接LED正极,LED负极接地吗?如果是这样,不妥.上拉电阻在此没有用,不需要,有害.P口输出低电平时,将LED“短

单片机引脚输入高电平为什么要加上拉电阻?有图,求指导.

设计单片机控制系统的关健是“抗干扰”.作为输入口使用的时候P2.1直接接上+5V电源是可行的而且“抗干扰”性能最好,但是若作为输出时就会烧坏单片机了所以要加一个限流电阻.P2.1口内部有上拉电阻为何还

三极管的工作原理是?明了的告诉我三极管的工作原理,还有当N型管B极为高电平时,C E导通此时,C极为高电平.B极为低电平

三极管的工作原理及基础知识(转载)1三极管的结构和分类其共同特征就是具有三个电极,这就是“三极管”简称的来历.通俗来讲,三极管内部为由P型半导体和N型半导体组成的三层结构,根据分层次序分为NPN型和P

三极管极性判断当下图中P20为高电平时,G1输出什么电平?

低电平,P20为高电平时,Q1的基极电平降低,集电极升高,Q3的基极电平升高,G1输出低电平

ttl门电路,一个低电平接大电阻是高电平,那么如果接小电阻呢?cmos门

说清楚你的接法.你随便查一个TTL、一个CMOS器件的资料,如:74LS04、CD4069,看看参数就会分析了.再问:再问:再问:�ڶ���ͼ���������Ǹ�再答:��������Ŀ������

为什么TTL门电路输入端悬空或者通过大电阻接地时相当于高电平?

电路如下:再问:这只是原理图,我的意思是原理图作为辅助来讲,我不是要原理图,麻烦您再给讲讲?先谢了啊!再答:悬空,相当于无穷大的电阻。当A端接上电阻的时候,电流从+Ec,经过R1、T1的b、e,流入A

如果TTL门电路输入端通过一个电阻接高电平,则一定输入为高电平吗?对电阻阻值有限制吗?

TTl的输入悬空也是高电平,只是因为阻抗高容易被干扰而瞬间置低,所以一般悬空要加一个接高电平的电阻或低电平的电阻来人工置为高或低,接高的时候电阻可为几百到几十K都可以,置低要使输入的出电流在电阻形成的

TTL门电路一个输入端与地之间接一个大于2kΩ的电阻,为什么相当于接一个高电平?

因为这个电阻太大,提供的电流太小,不足以驱动输入端使得输出变为低电平再问:鞋鞋泥!基本懂了,电流小了相当于悬空。如果把两个OC门的输出端和一个电阻并联(电阻直接接地,R=10千欧),并联的一点作为输出

高电平输入的引脚为什么要串电阻,而不直接接高电平?

一般没有必要,但如果和外部电路连接,串联电阻可以减小输入端损坏的几率.

给一个pin高电平,为什么要加上拉电阻啊?

当这个pin又变到低电平时会出现什么状况?只听到“啪”的一声响,有木有?再问:这是因为没有电阻,而将电源短路了吗?再答:凡是要求接上拉电阻的pin,都是连接一个三极管的C极,E极内部接地,B极受控改变

51单片机接一个300欧姆的电阻再接一个小led灯,测出管脚的高电平电压为1.78伏,为什么不是5V呢?

你测的是哪一点的电压?再问:P00再答:51单片机端口做高电平输出的话电流很小的,不能直接驱动LED需要接上拉电阻,低点电平的话可以,灌入电流一般有20mA左右的

单片机中的P0口如果输出时高电平要接上拉电阻,那为什么片内不直接接上呢.

1.P0内部无上拉电阻是为了通过外接上拉电阻实现更大驱动;2.接上拉电阻后应该仍然可以当地址数据总线用,但一般不会这样用呀,因为你要当总线,自然不会去费力再接一个外部上拉.再问:那比如说,我画了一个电

我用uln2803驱动led,电路已经设置好了,但是输入无论是高电平还是低电平led始终是亮的,怎么办?

可能是你的LED需要的电压太低,可以在你的LED上串接一个二极管就行了.如果你想通过单片机控制uln2803输出高电平,用单片机直接给2003的输入端低电平就可以.再问:原来开始是单片机io口对芯片驱

数字电路的问题!请解释一下为什么这样画,一个CLK高电平信号出现几次变化怎么样分析,

主从触发器的弊病,CLK高电平期间S、R的状态变化,会改变CLK有效时刻的输出逻辑.如图,时钟3下沿:S=R=0,按理输出保持不变:Q=0,由于此前S=1,R=0,已经把主触发器置1,所以CLK3有效

开关三极管13007,集电极接200V的的全桥整流电压,将基极与偏置电压断开后,三极管仍导通,这是为什么?

如果在确认基极已经开路的情况下,完全可以断言,该三极管已经彻底完蛋了!赶快换,再不胡试了,小心烧坏整流二极管!我就纳闷了,这时候居然交流电源没出现短路故障?保险也没烧断?

为什么上拉电阻可以使引脚高电平?

引脚高阻输出,自身不带偏置.外接上拉后,引脚电压:为上拉电阻与引脚内部阻抗分压,几乎为偏置电压.所以为高电平.什么叫高阻态?是否理解?在高阻状态下,输出电阻很大,引脚电压是虚的,不会从外界索取电流,也

芯片有引脚悬空时,为什么有上拉电阻的是高电平,有下拉电阻的是低电平?

引脚悬空不用时,为了让他不产生(或接收)辐射影响电路正常工作状态,一般需要接上拉电阻或下拉电阻,接哪种还是不必接,由芯片生产厂商提供.接上拉电阻是接在电源上,接下拉电阻是接在地上.生产设计者希望该引脚

电动车高电平刹车线路图,急.

也许我能帮到您,能具体说说嘛?您是要我画整车线路图呢?还是解释给你听?画图不是难事,可话到这里有点难度,我是个电脑盲,弄不太好,您见谅