为什么悬空时输入端均为高电平

来源:学生作业帮助网 编辑:作业帮 时间:2024/05/15 09:25:17
为什麽CMOS电路的输入端不准悬空,而TTL电路的输入端不准串接大电阻?

COMS电路输入端是场效应管,他的输入阻抗相当大,如果输入开路机会感应很高的电压将管子击穿.TTL电路内部是普通的PN结做的,他的输入阻抗较小,如串大电阻输入信号就不够

为什么TTL门的输入端悬空相当于逻辑高电平?实际电路中TTL与非门输入端能否悬空?为什么?

从原理图上看,如TTL与非门的输入端是NPN三极管的发射极,三极管的基极有电阻接电源VCC,当三极管的输入端悬空时,三极管的基极到发射极无电流,三极管截止,通过放大反相使得输出为低电平.所以输入端悬空

为什么TTL与非门输入端悬空相当于接高电平?实际电路中,闲置管脚应如何处理?

实际电路中,与非门、与门闲置的输入端管脚应接到高电平(即通过电阻接到电源正电压),或非门、或门闲置的输入端管脚应接到低电平(即通过电阻接到电源地).

单片机上拉电阻的问题假设单片机P口接了上拉电阻靠高电平来点亮LED,当P口为高时,LED亮,这时有电流流进P口么?为什么

“单片机P口接了上拉电阻靠高电平来点亮LED”,是指在P口接一个上拉电阻到Vcc,同时接LED正极,LED负极接地吗?如果是这样,不妥.上拉电阻在此没有用,不需要,有害.P口输出低电平时,将LED“短

单片机引脚输入高电平为什么要加上拉电阻?有图,求指导.

设计单片机控制系统的关健是“抗干扰”.作为输入口使用的时候P2.1直接接上+5V电源是可行的而且“抗干扰”性能最好,但是若作为输出时就会烧坏单片机了所以要加一个限流电阻.P2.1口内部有上拉电阻为何还

数字电子问题这个LOAD端为什么接高电平啊  他是在一直重新置数吗?置的数是多少呀关键是想问问左边输入接口的那

LOAD端叫置数端,名字不太准,因为它没有具体的放置什么数,或者叫使能、有效端更靠谱;只有它为高时,输出才变化,为低时输出无效.他相当于一个开关.“左边输入接口的那2个高电平什么意思”你是说A、B两个

三态门三态门书上说 高阻状态时 相当于悬空悬空 是什么样状态~悬空 是输入高电平~书上好像有提到 悬空相当于输入高电平

三态门一般指数字电路的端口状态比方可以设定端口内部连接了高电平,这个端口作为输入端口.端口内部连接了低电平,这个端口作为输出端口.而把端口悬空,这也是一种端口设置,这时的端口成为任意状态,输入,输出均

为什么TTl门电路的输入端悬空时相当于逻辑1

再给你一个图看一下,你就明白了.因为TTL门的输入是从射极输入,如果悬空,输入端的那个三极管是截止的,这和输入高电平(即1)的情况是一样的,也就相当于输入1.你看一下TTL反相器的内部电路就知道了.&

为什么TTL门电路输入端悬空或者通过大电阻接地时相当于高电平?

电路如下:再问:这只是原理图,我的意思是原理图作为辅助来讲,我不是要原理图,麻烦您再给讲讲?先谢了啊!再答:悬空,相当于无穷大的电阻。当A端接上电阻的时候,电流从+Ec,经过R1、T1的b、e,流入A

TTL门电路输入端通过电阻接地相当于输入什么电平

TTL输入端如果不用,也不要悬空,不接电阻为高电平,但因为输入端通常是高阻抗,很容易被干扰成低电平,一般是通过电阻到地,使之成为低电平或加上拉电阻到电源成为可靠的高电平

如果TTL门电路输入端通过一个电阻接高电平,则一定输入为高电平吗?对电阻阻值有限制吗?

TTl的输入悬空也是高电平,只是因为阻抗高容易被干扰而瞬间置低,所以一般悬空要加一个接高电平的电阻或低电平的电阻来人工置为高或低,接高的时候电阻可为几百到几十K都可以,置低要使输入的出电流在电阻形成的

TTL门电路一个输入端与地之间接一个大于2kΩ的电阻,为什么相当于接一个高电平?

因为这个电阻太大,提供的电流太小,不足以驱动输入端使得输出变为低电平再问:鞋鞋泥!基本懂了,电流小了相当于悬空。如果把两个OC门的输出端和一个电阻并联(电阻直接接地,R=10千欧),并联的一点作为输出

高电平输入的引脚为什么要串电阻,而不直接接高电平?

一般没有必要,但如果和外部电路连接,串联电阻可以减小输入端损坏的几率.

数字电路基础 二极管与门 vcc=5v A、B输入端的高、低电平分别为3V,0V,二极管正向导通压降为0.7V.

由于Vcc为5V,当A、B任一端为0V时,由于D1或D2,或两者都处于导通状态,基于其导通压降只有0.7V,所以Y点电压都将被钳位于0.7V;当A、B两端同时处于3伏时,虽然两二极管还是一样处于正向导

TTL与非门的输入端悬空为什么相当于接入高电平,它与CMOS或非门闲置输入端,该如何处理?

TTL,三极管基极有电阻接5V电源.悬空相当于+5V电源通过电阻,再通过PN结加到输入端,悬空后,输入端高电平.TTL处理方法有三种:1.接高电平,通常接Vcc;2.与多余的输入端连接;3.悬空.CM

数字电路试题解答1、触发器异步输入端为低电平有效时,如果异步输入 RD=1、 SD=0,则触发器直接置成( )状态.2、

1、触发器异步输入端为低电平有效时,如果异步输入RD=1、SD=0,则触发器直接置成(1)状态.2、数字电路中,常用的脉冲波形产生电路是(多谐振荡)器.3、同步JK触发器的特性方程为:(Qn+1=TQ

在正逻辑系统中,若要求“或门电路输出端为低电平”,其输入端() A .全为高电平 B.全为低电平

应该是B.正逻辑:用高电平表示逻辑1,用低电平表示逻辑0.或门:只要输入中有一个为“1”电平时,输出就为“1”电平,只有当所有的输入全为“0”电平时,输出才为“0”电平.终上所述,只有B是对的.

为什么上拉电阻可以使引脚高电平?

引脚高阻输出,自身不带偏置.外接上拉后,引脚电压:为上拉电阻与引脚内部阻抗分压,几乎为偏置电压.所以为高电平.什么叫高阻态?是否理解?在高阻状态下,输出电阻很大,引脚电压是虚的,不会从外界索取电流,也

芯片有引脚悬空时,为什么有上拉电阻的是高电平,有下拉电阻的是低电平?

引脚悬空不用时,为了让他不产生(或接收)辐射影响电路正常工作状态,一般需要接上拉电阻或下拉电阻,接哪种还是不必接,由芯片生产厂商提供.接上拉电阻是接在电源上,接下拉电阻是接在地上.生产设计者希望该引脚